欧美自拍小视频_国产片在线免费观看_中文字幕啪啪_成人av高清在线_欧美一区二区视频免费观看_亚洲国产激情


曙海教育集團(tuán)論壇FPGA專區(qū)FPGA技術(shù)討論區(qū) → FPGA技術(shù)及其與其他技術(shù)的綜合運(yùn)用


  共有9222人關(guān)注過本帖樹形打印

主題:FPGA技術(shù)及其與其他技術(shù)的綜合運(yùn)用

美女呀,離線,留言給我吧!
wangxinxin
  1樓 個(gè)性首頁 | 博客 | 信息 | 搜索 | 郵箱 | 主頁 | UC


加好友 發(fā)短信
等級:青蜂俠 帖子:1393 積分:14038 威望:0 精華:0 注冊:2010-11-12 11:08:23
FPGA技術(shù)及其與其他技術(shù)的綜合運(yùn)用  發(fā)帖心情 Post By:2010-11-12 14:22:05

摘 要:介紹FPGA的特點(diǎn)及開發(fā)過程,闡述了其與單片機(jī)和DSP相結(jié)合的技術(shù)。<!--摘要CH(結(jié)束)←--><!--→關(guān)鍵CH(開始)-->
  關(guān)鍵詞
:單片機(jī);數(shù)字信號處理器;現(xiàn)場可編程門陣列
<!--關(guān)鍵CH(結(jié)束)←--><!--→標(biāo)題EN(開始)-->


<!--關(guān)鍵EN(結(jié)束)←-->
1 FPGA概述
1.1 FPGA的基本結(jié)構(gòu)

  FPGA是高密度的PLD,其集成度可達(dá)3萬門/片以上。圖1是Xilinx公司的FPGA,它由三種編程單元和一個(gè)用于存放編程數(shù)據(jù)的靜態(tài)存儲器構(gòu)成。這三種可編程單元是IOB(Input/Output Block可編程輸入/輸出單元),CLB(Configurable Logic Block可編程邏輯單元)和IR(Interconnect Resource互連資源)。它們的工作狀態(tài)全部由編程存儲器中的數(shù)據(jù)設(shè)定。CLB提供用
戶所需要的邏輯功能。由于這三部分都是可編程的,所以改變芯片的功能除了靠改變各CLB之間的連接,也可以通過改變各個(gè)CLB所實(shí)現(xiàn)的邏輯功能來完成。 FPGA中的編程信息將存儲在專用的靜態(tài)RAM中;RAM觸發(fā)器的每一位,存儲一個(gè)編程信息。系統(tǒng)上電時(shí),編程信息就由外部傳入到這些存儲單元中, FPGA就可以按照這些信息來形成內(nèi)部的構(gòu)造和連接,以實(shí)現(xiàn)所需要的功能。

1.2 FPGA編程開發(fā)
  FPGA中有大量實(shí)現(xiàn)組合邏輯的資源,可以完成較大規(guī)模的組合邏輯電路設(shè)計(jì),而其中相當(dāng)數(shù)量的存儲電路(觸發(fā)器)又可完成復(fù)雜的時(shí)序邏輯電路設(shè)計(jì)。通過使用各種EDA工具,用原理圖或硬件描述語言,可以很方便地將復(fù)雜的電路在FPGA中實(shí)現(xiàn)。像典型的數(shù)字系統(tǒng)分頻器,數(shù)字鐘,數(shù)字頻率計(jì)等等都可用 FPGA完成。
  FPGA的開發(fā)系統(tǒng)包括軟件和硬件兩個(gè)部分。開發(fā)系統(tǒng)軟件指專用的編程語言和相應(yīng)的匯編程序或編譯程序。開發(fā)系統(tǒng)硬件部分包括計(jì)算機(jī)和編程器。編程器是對FPGA進(jìn)行寫入和擦除的專用裝置,能夠提供寫入或擦除操作所需要的電源電壓和控制信號,并通過串行接口從計(jì)算機(jī)接收編程數(shù)據(jù),最終寫進(jìn)FPGA之中。
  90年代初Lattice首先推出了一種新型可編程邏輯器件———ISP—PLD(In-SystemProgrammable PLD在系統(tǒng)可編程邏輯器件),將原屬于編程器的寫入/擦除控制電路及高壓脈沖發(fā)生電路集成于FPGA中,這樣,在編程時(shí)就不必使用編程器,而且由于只需外加5V電壓,所以不必將FPGA從系統(tǒng)中取出,從而實(shí)現(xiàn)“在系統(tǒng)”編程。
  FPGA設(shè)計(jì)主要分為設(shè)計(jì)輸入、綜合、功能仿真(前仿真)、設(shè)計(jì)實(shí)現(xiàn)、時(shí)序仿真(后仿真)、配置下載六個(gè)步驟。設(shè)計(jì)輸入包括硬件描述語言HDL、狀態(tài)圖與原理圖三種方式。對于簡單的設(shè)計(jì),可以使用原理圖或A-BEL進(jìn)行設(shè)計(jì);對于較復(fù)雜的設(shè)計(jì),可以用行為描述語言(如VHDL語言)和原理圖或二者結(jié)合進(jìn)行設(shè)計(jì)。功能仿真用來驗(yàn)證設(shè)計(jì)的邏輯功能;在設(shè)計(jì)的過程中,對部分功能或整個(gè)設(shè)計(jì)均可進(jìn)行仿真。設(shè)計(jì)實(shí)現(xiàn)是指從設(shè)計(jì)輸入文件到位流文件(只對FPGA而言)。在該過程中,經(jīng)軟件自動地對設(shè)計(jì)文件進(jìn)行映射、布局、布線,產(chǎn)生相應(yīng)的位流數(shù)據(jù)文件。時(shí)序仿真是在設(shè)計(jì)實(shí)現(xiàn)后,針對器件的布局、布線方案進(jìn)行時(shí)延仿真和分析定時(shí)關(guān)系。

2 FPGA與單片機(jī)
  FPGA等大規(guī)模可編程邏輯器件可以取代現(xiàn)有的全部微機(jī)接口芯片,實(shí)現(xiàn)微機(jī)系統(tǒng)中的存儲器、地址譯碼等多種功能。利用FPGA可以把多個(gè)微機(jī)系統(tǒng)的功能電路集成在一塊芯片上。
  在功能上,單片機(jī)與FPGA有很強(qiáng)的互補(bǔ)性,單片機(jī)具有性能價(jià)格比高、功能靈活、易于人機(jī)對話以及良好的數(shù)據(jù)處理等特點(diǎn),而FPGA具有高速、高可靠性以及開發(fā)便捷、規(guī)范等優(yōu)點(diǎn)。單片機(jī)可用總線方式和獨(dú)立方式與FPGA接口。由于其通信工作時(shí)序是純硬件行為,對于MCS-51單片機(jī),只需一條單指令就能夠完成所需讀寫時(shí)序,也就是最常用的MOV@DPTR,A和MOVA,@DPTR。另外,在FPGA中通過邏輯切換,可使單片機(jī)與SRAM或ROM接口,這種方式類似于微處理器系統(tǒng)的DMA工作方式,首先由FPGA與接口的A/D等器件進(jìn)行高速數(shù)據(jù)采樣,并將數(shù)據(jù)暫存于SRAM中,采樣結(jié)束后,通過切換,單片機(jī)可以與SRAM以總線方式進(jìn)行數(shù)據(jù)通信。
  目前許多實(shí)驗(yàn)電路板都將FPGA與單片機(jī)有機(jī)地結(jié)合在一起,從而可以完成許多復(fù)雜的設(shè)計(jì)任務(wù)。通常單片機(jī)負(fù)責(zé)鍵控、顯示、計(jì)算、通信、簡單控制和系統(tǒng)協(xié)調(diào),而FPGA負(fù)責(zé)高速、高精度和高穩(wěn)定性等指標(biāo)的實(shí)現(xiàn),也就是說,由單片機(jī)負(fù)責(zé)功能上的設(shè)計(jì),F(xiàn)PGA負(fù)責(zé)指標(biāo)上的設(shè)計(jì)。圖2就是一個(gè)典型的單片機(jī)與 FPGA通信的例子,通過EDA設(shè)計(jì)(原理圖或硬件描述語言)和單片機(jī)匯編語言或C語言的設(shè)計(jì),由PC機(jī)發(fā)命令碼給FPGA,并將FPGA系統(tǒng)上測得的頻率顯示在PC機(jī)的屏幕上。這里的單片機(jī)起的是通信橋梁作用。


3 FPGA與DSP
  數(shù)字信號處理(DSP)在許多領(lǐng)域有著廣泛的用途,如雷達(dá)、圖像處理、數(shù)據(jù)壓縮、數(shù)字電視和數(shù)字通信機(jī)等。一般情況下,采取兩種方案進(jìn)行數(shù)字信號系統(tǒng)的設(shè)計(jì),一種是用固定功能的DSP器件或FPGA器件,另一種是采用DSP處理器,如TMS320微處理器。
  兩種方法中,固定的DSP器件或FPGA器件可以提供很好的實(shí)時(shí)性能,但其靈活性較差,不適合在實(shí)驗(yàn)室或技術(shù)開發(fā)環(huán)境中的應(yīng)用;DSP成本低且速度較快,但由于軟件算法在執(zhí)行時(shí)的順序性,限制了它在高速和實(shí)時(shí)系統(tǒng)中的應(yīng)用。目前,大規(guī)模可編程邏輯器件為數(shù)字信號處理提供了第三種解決方案,F(xiàn)PGA與DSP 相結(jié)合,能夠在集成度、速度和系統(tǒng)功能方面滿足DSP應(yīng)用的需要。由于FPGA器件內(nèi)部提供了RAM,雙口RAM和FIFO—RAM,所以利用FPGA設(shè)計(jì)DSP系統(tǒng),同時(shí)具備DSP處理器的靈活性和固定功能的DSP芯片的實(shí)時(shí)性。
3.1 DSP的特點(diǎn)及其與FPGA相比的優(yōu)劣
  DSP是一種具有特殊結(jié)構(gòu)的微處理器。其內(nèi)部采用程序和數(shù)據(jù)分開的哈佛結(jié)構(gòu),具有專門的硬件乘法器,廣泛采用流水線操作,提供特殊的DSP指令,可以用來快速實(shí)現(xiàn)各種數(shù)字信號處理算法。DSP適用于條件進(jìn)程,特別是較復(fù)雜的多算法任務(wù)。在運(yùn)算上,它受制于時(shí)鐘頻率,而且每個(gè)時(shí)鐘周期所做的有用操作的數(shù)目也受到限制。從效果上看,采用DSP軟件更新速度快,可靠性、通用性和靈活性都很強(qiáng),但DSP受到串行指令流的限制。
  FPGA當(dāng)中有很多自由的門,將這些自由的門連接起來可以形成乘法器、寄存器以及地址發(fā)生器等等。這些只要在框圖級完成,許多塊可以從簡單的門到FIR(有限沖激響應(yīng))和FFT(快速傅立葉變換)在很高的級別完成。但它的性能受門數(shù)及運(yùn)算速度的限制。
  超過幾MHz取樣率,一個(gè)DSP僅僅能完成對數(shù)據(jù)非常簡單的運(yùn)算,而這樣簡單的運(yùn)算用FPGA將很容易實(shí)現(xiàn),并能達(dá)到很高的取樣速率。在比較低的取樣速率時(shí),整體上很復(fù)雜的程序可以使用DSP,而這對于FPGA是很困難的。
  在實(shí)時(shí)視頻處理的應(yīng)用中,由于其對系統(tǒng)要求極高,只具備簡單功能的DSP無法完成。而FPGA利用并行處理技術(shù)實(shí)現(xiàn)視頻處理算法,并且只需單個(gè)器件就能完成期望的性能。在中值濾波器的應(yīng)用中,DSP處理器需要67個(gè)周期執(zhí)行算法,而FPGA只需工作在25MHz頻率下,因?yàn)镕PGA能并行實(shí)現(xiàn)該功能,實(shí)現(xiàn)上述功能的DSP必須工作在1.5GHz頻率下。在此應(yīng)用中,F(xiàn)PGA解決方案的處理能力可達(dá)到100MHzDSP處理器的17倍。
3.2 FPGA+DSP方案的運(yùn)用
  上面提到,運(yùn)用DSP受到串行指令流的限制,而利用FPGA的算術(shù)邏輯單元與外部存儲器相結(jié)合,可以解決線路板面積有限和有些數(shù)據(jù)處理需要大量存儲空間的矛盾;利用FPGA并行流水的特點(diǎn)解決了數(shù)據(jù)實(shí)時(shí)處理和有限D(zhuǎn)SP處理速度之間的矛盾,而FPGA運(yùn)行模式的控制和接收上位機(jī)的命令、向上位機(jī)輸出目標(biāo)數(shù)據(jù)的工作由DSP來完成,從而達(dá)到了系統(tǒng)的最佳配置。圖3是FPGA+DSP結(jié)構(gòu)典型的例子。

  FPGA+DSP的最大特點(diǎn)是結(jié)構(gòu)靈活,有很強(qiáng)的通用性,適用于模塊化設(shè)計(jì),從而能夠提高算法的效率;又由于其開發(fā)周期較短,系統(tǒng)易于維護(hù)和擴(kuò)展,適用于實(shí)時(shí)信號處理。在實(shí)時(shí)信號處理中,低層信號預(yù)處理算法所處理的數(shù)據(jù)量大,對處理的速度要求高,但運(yùn)算結(jié)構(gòu)相對比較簡單,適用于FPGA硬件實(shí)現(xiàn),這樣同時(shí)兼顧速度和靈活性。高層處理算法的特點(diǎn)是所處理的數(shù)據(jù)量較低層算法少,但算法的控制結(jié)構(gòu)復(fù)雜,適用于用運(yùn)算速度高、尋址方式靈活、通信機(jī)制強(qiáng)大的DSP 芯片來實(shí)現(xiàn)。
  應(yīng)用將一些能實(shí)現(xiàn)基本數(shù)字信號處理功能的DSP模塊嵌入FPGA的芯片是數(shù)字電路設(shè)計(jì)的一個(gè)趨勢。有些公司已經(jīng)計(jì)劃把基于ASIC的微處理器或DSP 芯核與可編程邏輯陣列集成在一塊芯片上。FPGA提供的性能已經(jīng)超過1280億MAC/s(乘法累加運(yùn)算/秒),大大高于傳統(tǒng)的DSP性能。 QuickLogic公司推出的QuickDSP系列,提供了嵌入式DSP構(gòu)件塊和可編程邏輯器件。除了以前的可編程邏輯和存儲模塊,還包括專用的乘加模塊;這些合成的模塊可以實(shí)現(xiàn)DSP功能。

[此貼子已經(jīng)被作者于2010-11-17 11:59:54編輯過]

支持(0中立(0反對(0單帖管理 | 引用 | 回復(fù) 回到頂部

返回版面帖子列表

FPGA技術(shù)及其與其他技術(shù)的綜合運(yùn)用








簽名
主站蜘蛛池模板: 久久久亚洲av成人网站 | 成人午夜福利院在线观看 | 午夜在线观看视频免费 成人 | 97久久久亚洲综合久久88 | 特级aaa片毛片免费观看 | 网站激情| 99资源在线 | 伊人三区 | 久久爱台湾佬中文娱乐 | 欧美中文在线观看 | 欧美啪啪| 亚洲日韩国产精品第一页一区 | 一个人看的www片免费视频中文 | 日本看片网 | 国产真人做爰毛片视频直播 | 动漫精品一区二区 | 女人夜夜春高潮爽a∨片传媒 | 日韩国产精品亚洲а∨天堂免 | 久久国产精品免费 | 国产av无码专区亚洲a∨毛片 | 国产精品1区2区 | 精品无码一区在线观看 | 国产丶欧美丶日本不卡视频 | 一二三四在线视频社区3 | 人妻夜夜爽天天爽爽一区 | 视频在线一区二区三区 | 欧美日韩精品 | 欧美在线高清视频 | 国内自拍99| 亚洲av首页在线观看 | 天天爽夜夜爽夜夜爽精品视频 | 91网站免费在线观看 | 亚洲性夜色噜噜噜在线观看不卡 | 精品免费国产一区二区三区 | 亚洲无av在线中文字幕 | 国产精品视频免费在线观看 | 极品专区高清在线 | 亚洲zscs综合网站 | 精品国产av 无码一区二区三区 | 国产男女免费完整视频 | 久草青青草 |